目录

  • 数字电路中的数和编码
    • ● 十进制数的二进制编码
      • ● 有权码和无权码
    • ● 格雷码
      • ● 8421BCD码的运算
    • ● 用补码表示负数
  • 数字逻辑基础
    • ● 逻辑变量和逻辑系统
      • ● 基本逻辑运算
      • ● 布尔代数公理及其他常用逻辑运算
      • ● 真值表
    • ● 逻辑代数的基本定律
      • ● 布尔代数的常用公式
      • ● 布尔代数的三个规则
    • ● 逻辑函数的标准表达式
      • ● 逻辑函数的最小项表达式
      • ● 逻辑函数的最大项表达式
      • ● 最小项表达式和最大项表达式的关系
      • ● 非标准表达式到标准表达式的转换
      • ● 任意项及其表示
    • ● 代数法化简逻辑函数
    • ● 卡诺图法化简逻辑函数
      • ● 逻辑函数的卡诺图表示
      • ● 卡诺图化简的步骤及举例
  • 组合逻辑电路
    • ● 组合逻辑电路的特点
    • ● 组合逻辑电路的分析
      • ● 组合逻辑电路的分析步骤
      • ● 组合逻辑电路分析举例
    • ● 组合逻辑电路的设计
      • ● 组合逻辑电路的设计步骤
      • ● 组合逻辑电路的实现方式
      • ● 组合逻辑电路设计举例
    • ● 中规模组合逻辑电路
      • ● 加法器和减法器
      • ● 编码器
      • ● 译码器
      • ● 数据选择器
      • ● 数值比较器
    • ● 中规模组合电路用于逻辑设计
      • ● 译码电路用作函数发生器
      • ● 用数据选择器作函数发生器
      • ● 用全加器作为数码转化器
    • ● 组合逻辑电路的竞争与冒险
      • ● 冒险的分类
      • ● 冒险的识别和消除
  • 集成触发器
    • ● 时序逻辑电路的特点
    • ● 触发器的基本特性
    • ● 触发器的记忆作用
    • ● 电位型触发器
      • ● 基本RS触发器
      • ● 可控RS触发器
      • ● 其他可控触发器
      • ● 可控电位型触发器的局限性
      • ● 电位型触发器的应用:锁存器
    • ● 钟控型触发器
      • ● 主从触发器
      • ● 边沿触发器
    • ● 触发器的逻辑符号
    • ● CMOS触发器
      • ● 带使能端D触发器
      • ● CMOS主从D触发器
      • ● CMOS JK触发器
    • ● 触发器的转换
    • ● 集成触发器的时间参数
    • ● 钟控触发器构成的常用时序电路
      • ● 寄存器
      • ● 移位寄存器
      • ● 计数器
  • 时序逻辑电路
    • ● 时序电路的分类和描述
      • ● 时序电路的分类
      • ● 时序电路的描述
    • ● 同步时序电路的分析
      • ● 同步时序电路的一般框图
      • ● 序列信号发生器
    • ● 移位寄存器构成的时序电路
      • ● 环形计数器
      • ● 扭环形计数器
    • ● 常用时序电路的设计
      • ● 计数器的设计
      • ● 序列信号发生器的设计
      • ● M序列发生器
    • ● 异步计数器
    • ● 中规模时序集成电路
      • ● 中规模同步计数器
      • ● 中规模计数器的应用
      • ● 中规模计数器的级联
      • ● 中规模移位寄存器
    • ● 计数器用于逻辑设计
    • ● 一般时序电路的分析
      • ● 一般时序电路的分析过程和特点举例
    • ● 一般时序电路的设计
      • ● 状态表的建立
      • ● 状态表的简化
      • ● 状态分配
  • 大规模数字集成电路
    • ● 大规模数字集成电路的概述
    • ● 存储器
      • ● 存储器的分类
      • ● ROM作为逻辑器件
      • ● 存储器容量的扩展
    • ● 可编程逻辑阵列
    • ● 可编程阵列逻辑
    • ● 通用阵列逻辑
    • ● 复杂可编程逻辑器件
    • ● 现场可编程门阵列
    • ● CPLD和FPGA的比较
可编程逻辑阵列

可编程逻辑阵列(PLA)

可程式逻辑阵列原文是英文的ProgrammableLogicArray,简称PLA,PLA是一种可程式化的装置,可用来实现组合逻辑电路。PLA具有一组可程式化的AND阶,AND阶之后连接一组可程式化的OR阶,如此可以达到:只在合乎设定条件时才允许产生逻辑讯号输出。

PLA如此的逻辑闸佈局能用来规划大量的逻辑函式,这些逻辑函式必须先以积项(有时是多个积项)的原始形式进行齐一化。

在PLA的应用中,有一种是用来控制资料路径,在指令集内事先定义好逻辑状态,并用此来产生下一个逻辑状态(透过条件分支)。

举例来说,如果目前机器(指整个逻辑系统)处于二号状态,如果接下来的执行指令中含有一个立即值(侦测到立即值的栏位)时,机器就从第二状态转成四号状态,并且也可以进一步定义进入第四状态后的接续动作。因此PLA等于扮演(晶片)系统内含的逻辑状态图(statediagram)角色。

除了PLA外,其他常用的可程式逻辑装置还有可程式阵列逻辑(PAL)、複杂可程式逻辑装置(CPLD)以及现场可程式逻辑闸阵列(FPGA)。

要注意的是,虽然可程式逻辑阵列一词中带有“可程式”一字,但不表示所有的PLA都是具有现场性的可程式化能力。事实上许多都属遮罩性的可程式化,性质与ROM相同,必须在晶片製造厂内就执行与完成程式化设定,尤其是内嵌于电路较複杂的晶片(例如:微处理器)的PLA多属此种程式化方式。