目录

  • 1 基础知识
    • 1.1 概述
    • 1.2 数制及转换
    • 1.3 原码反码补码
    • 1.4 编码
  • 2 逻辑代数基础
    • 2.1 基本概念
    • 2.2 逻辑代数的基本定律
    • 2.3 逻辑函数表达式及变换
    • 2.4 化简逻辑函数
  • 3 集成逻辑门
    • 3.1 概述
    • 3.2 逻辑门电路
    • 3.3 逻辑函数的实现
  • 4 组合逻辑电路
    • 4.1 组合逻辑电路的分析
    • 4.2 组合逻辑电路的设计
    • 4.3 中规模组合逻辑电路
    • 4.4 组合逻辑电路的竞争与冒险
  • 5 集成触发器
  • 6 时序逻辑电路
    • 6.1 概述
    • 6.2 同步时序逻辑电路
    • 6.3 异步时序逻辑电路
    • 6.4 常用中规模时序逻辑器件
  • 7 可编程逻辑器件
    • 7.1 PLD概述
    • 7.2 低密度可编程器件
    • 7.3 高密度可编程器件
组合逻辑电路的分析


组合逻辑电路的分析

在asic设计和pld设计中组合逻辑电路设计的最简化是很重要的,在设计时常要求用最少的逻辑门或导线实现。在asic设计和pld设计中需要处理大量的约束项,值为1或0的项却是有限的,提出组合逻辑电路设计的一种新方法。

与逻辑表示只有在决定事物结果的全部条件具备时,结果才发生。输出变量为1的某个组合的所有因子的与表示输出变量为1的这个组合出现、所有输出变量为0的组合均不出现,因而可以表示输出变量为1的这个组合。 组合逻辑电路的分析分以下几个步骤:

(1)有给定的逻辑电路图,写出输出端的逻辑表达式;

(2)列出真值表;

(3)通过真值表概括出逻辑功能,看原电路是不是最理想,若不是,则对其进行改进。