目录

  • 1 基础知识
    • 1.1 概述
    • 1.2 数制及转换
    • 1.3 原码反码补码
    • 1.4 编码
  • 2 逻辑代数基础
    • 2.1 基本概念
    • 2.2 逻辑代数的基本定律
    • 2.3 逻辑函数表达式及变换
    • 2.4 化简逻辑函数
  • 3 集成逻辑门
    • 3.1 概述
    • 3.2 逻辑门电路
    • 3.3 逻辑函数的实现
  • 4 组合逻辑电路
    • 4.1 组合逻辑电路的分析
    • 4.2 组合逻辑电路的设计
    • 4.3 中规模组合逻辑电路
    • 4.4 组合逻辑电路的竞争与冒险
  • 5 集成触发器
  • 6 时序逻辑电路
    • 6.1 概述
    • 6.2 同步时序逻辑电路
    • 6.3 异步时序逻辑电路
    • 6.4 常用中规模时序逻辑器件
  • 7 可编程逻辑器件
    • 7.1 PLD概述
    • 7.2 低密度可编程器件
    • 7.3 高密度可编程器件
组合逻辑电路的竞争与冒险


组合逻辑电路是最常见的逻辑电路,其特点是电路的输出仅与该时刻输入的逻辑值有关,而与电路曾输入过什么逻辑值无关。组合逻辑电路中没有反馈回路, 没有记忆功能。

组合逻辑电路的分析较简单,目的是由逻辑图求出对应的真值表。组合逻辑电路的设计是分析的逆过程,目的是由给定的任务列出真值表,直至画出逻辑图。

竞争和险象是实际工作中经常遇到的重要问题,它们是由器件的延时造成的。组合逻辑电路的险象是过渡性的,不会影响稳定值的正确性。

前面分析组合逻辑电路时,都没有考虑门电路的延迟时间对电路产生的影响。实际上,从信号输入到稳定输出需要一定的时间。由于从输入到输出的过程中,不同通路上门的级数不同,或者门电路平均延迟时间的差异,使信号从输人经不同通路传输到输出级的时间不同。

由于这个原因,可能会使逻辑电路产生错误输出。通常把这种现象称为竞争冒险