目录

  • 1 基础知识
    • 1.1 概述
    • 1.2 数制及转换
    • 1.3 原码反码补码
    • 1.4 编码
  • 2 逻辑代数基础
    • 2.1 基本概念
    • 2.2 逻辑代数的基本定律
    • 2.3 逻辑函数表达式及变换
    • 2.4 化简逻辑函数
  • 3 集成逻辑门
    • 3.1 概述
    • 3.2 逻辑门电路
    • 3.3 逻辑函数的实现
  • 4 组合逻辑电路
    • 4.1 组合逻辑电路的分析
    • 4.2 组合逻辑电路的设计
    • 4.3 中规模组合逻辑电路
    • 4.4 组合逻辑电路的竞争与冒险
  • 5 集成触发器
  • 6 时序逻辑电路
    • 6.1 概述
    • 6.2 同步时序逻辑电路
    • 6.3 异步时序逻辑电路
    • 6.4 常用中规模时序逻辑器件
  • 7 可编程逻辑器件
    • 7.1 PLD概述
    • 7.2 低密度可编程器件
    • 7.3 高密度可编程器件
概述


虽然每个数字电路系统可能包含有组合电路,但是在实际应用中绝大多数的系统还包括存储元件,我们将这样的系统描述为时序电路。

组合电路和存储元件互联后组成了时序电路。存储元件是能够存储二进制信息的电路。存储元件在某一时刻存储的二进制信息定义为该时刻存储元件的状态。时序电路通过其输入端从周围接受二进制信息。时序电路的输入以及存储元件的当前状态共同决定了时序电路输出的二进制数据,同时它们也确定了存储元件的下一个状态。

逻辑设计领域主要有两种类型的时序电路,它们分类的标准取决于我们观察到的输入信息的时机和内部状态改变的时机。同步时序电路的行为可以根据其在离散的时间点上的信号信息来定义。而异步时序电路的行为则取决于任意时刻的输入信号以及输入信号在连续的时间内变化的顺序。

时序电路的行为是由输入、输出和电路当前状态决定的。输出和下一状态是输入和当前状态的函数。通过对时序电路进行分析,可以得到关于输入、输出和状态三者的时序的一个合理描述。

如果一个电路包含这样的触发器,该触发器的时钟输入是直接驱动或者有一个时钟信号间接驱动的,同时这个电路在正常执行时不需加载直接置位和间接置位,那么我们就称这个电路为同步时序电路。触发器可以是任何类型的,逻辑图可以包括也可以不包括组合逻辑。

输入方程

时序电路的逻辑图通常包括触发器和组合门。我们所使用地触发器类型和组合电路的一系列布尔函数为我们提供了绘制时序电路逻辑图所需要的全部信息。在组合逻辑电路中,触发器输入信号的产生,可以用一系列的布尔函数描述,我们称这些布尔函数为触发器的输入方程。在这里,我们同样将采用传统的表示方法,使用触发器的输入符号作为触发器输入方程中的变量,使用触发器的输出符号作为变量下标。在组合电路中,触发器的输入方程是一系列布尔表达式,下表变量是组合电路的输出符号。因为在电路中触发器的输出端始终与输入端相连,所以命名为“触发器的输入方程”。

触发器输入方程为指定时序电路的逻辑图提供了一种间接的代数表达方法。这些方程的字母符号隐含了所用的触发器的类型,同时完全确定了驱动触发器的组合逻辑电路。时间变量在触发器输入方程中没有指明,但是已经暗含在触发器C输入端的时钟之中。